Zero-GGZ / FPGA-GamesLinks
基于Xilinx Basys3的坦克大战游戏和贪吃蛇游戏
☆21Updated 6 years ago
Alternatives and similar repositories for FPGA-Games
Users that are interested in FPGA-Games are comparing it to the libraries listed below
Sorting:
- 数字IC设计 学习笔记☆159Updated 3 years ago
- 2023集创赛紫光同创杯一等奖项目☆139Updated last year
- 我的数字IC厂库:Verilog HDL; System Vreilog; UVM; ModelSim; Quartus II;☆105Updated 4 years ago
- 车牌识别,FPGA,2019全国大学生集成电路创新创业大赛☆146Updated 6 years ago
- 基于FPGA进行车牌识别☆83Updated 2 years ago
- CPU Design Based on RISCV ISA☆126Updated last year
- riscv指令集,单周期以及五级流水线CPU☆101Updated 11 months ago
- 2022年全国大学生嵌入式芯 片与系统设计竞赛——FPGA创新设计竞赛紫光同创赛道视频色度亮度提取赛题设计源文件☆39Updated 3 years ago
- 本工程使用纯verilog编写rtl代码,在FPGA上搭建神经网络LeNet-5,实现手写数字识别的功能。☆31Updated last year
- ☆39Updated last year
- Uart transport + image processing + VGA display 基于FPGA的图像处理,包括Uart和VGA☆16Updated 5 years ago
- A 16-bit by 16-bit signed binary multiplier based on the Radix-4 Booth algorithm and Wallace Tree reduction☆63Updated last year
- 数字IC秋招项目、手撕代码☆39Updated last year
- 2023集创赛国二。基于脉动阵列写的一个简单的卷积层加速器,支持yolov3-tiny的第一层卷积层计算,可根据FPGA端DSP资源灵活调整脉动阵列的结构以实现不同的计算效率。☆212Updated 2 months ago
- 包含了SOC设计中的通用IP,如外设、总线结构、基础、验证等☆119Updated 2 months ago
- FPGA project☆234Updated 3 years ago
- Implementation of CNN on ZYNQ FPGA to classify handwritten numbers using MNIST database☆562Updated 4 years ago
- 基于FPGA的二维卷积识别任务☆26Updated 2 years ago
- 帧差法运动目标检测,基于ZYNQ7020☆79Updated 4 years ago
- 本项目为2023年全国大学生嵌入式芯片与系统设计竞赛——FPGA创新设计竞赛(高云赛道)项目,题目基于高云FPGA的多路网络视频监控编码系统。☆61Updated 2 years ago
- FPGA图像处理-- 车牌定位,包括二值化,腐蚀,膨胀,sobel边缘检测,水平投影和垂直投影等☆50Updated 2 years ago
- some interesting demos for starters☆91Updated 3 years ago
- 分享FPGA开发知识、优秀文章、学习网站以及开源项目。本项目收集了github中许多FPGA开源项目。☆700Updated 2 years ago
- 基于FPGA和ov5640的实时图像采集及灰度转换系统☆18Updated last year
- 2024年全国大学生嵌入式芯片与系统设计竞赛 FPGA创新设计赛道 国一+易灵思创新杯获奖作品 Ultra-Vision (基于Ti60F225的无极缩放算法实现)☆83Updated 9 months ago
- 网络训练、图像预处理以及部分hend功能是基于pc端实现的,只有主干网络部署在fpga上,片上资源无法支持整个网络所需资源,建议添加外部存储及DDR☆136Updated 2 years ago
- Architecture and Verilog Implementation of 8-bits RISC CPU based on FSM. 基于有限状态机的8位RISC(精简指令集)CPU(中央处理器)简单结构和Verilog实现。☆156Updated 6 years ago
- ☆153Updated 2 weeks ago
- 【入门项目】基于PYNQ-Z2实现手写数字识别卷积神经网络硬件加速器☆173Updated 2 years ago
- MNIST using tensorflow, c++ and fpga (zynq7010)☆24Updated 2 years ago